因為專業
所以領先
碳化硅功率器件的基本原理與特點
碳化硅功率器件基于碳化硅(SiC)這種化合物半導體材料。在MOSFET(金屬 - 氧化物 - 半導體場效應晶體管)結構中,碳化硅材料存在N型和P型兩種類型,通過摻雜手段可得到不同電導率類型。例如,其柵極由金屬制成,源極和漏極采用N型或P型碳化硅材料。當在柵極施加正電壓時,MOSFET內部形成電子氣體,使得源極和漏極間形成導通通道;施加負電壓時,電子氣體消失,通道斷開,MOSFET進入截止狀態。
碳化硅功率器件具備出色的熱穩定性,能夠承受高溫工作環境,工作溫度可達300℃以上,例如在新能源汽車領域,可于高溫環境下穩定工作,確保汽車的穩定性與可靠性。相比傳統硅基材料,碳化硅的這一特性使其在175°C結溫時不需要散熱,并且能承受600°C以上的高溫環境,而硅基材料在120°C場景便需要散熱,這種高溫特性滿足了高功率密度與高效率應用需求。
碳化硅具有高的化學穩定性,能夠抵抗腐蝕和氧化,從而提高了器件的可靠性和使用壽命。這使其能適應多樣的環境條件,減少了因化學因素導致的性能衰減和故障的可能性。
器件的導通損耗和開關損耗較低,其能耗效率比傳統硅功率器件高,可達到90%以上,有助于提高電力轉換效率,降低電能損耗,進而延長電池續航里程和提升設備的總體性能。例如在電動汽車方面,可提高汽車性能并優化續航里程;在工業設備的電力轉換環節中,能夠提升轉換效率,減少能源浪費。
碳化硅功率器件在高頻率下能量損耗減少,轉換率高,開關速度比傳統硅功率器件快可達100倍以上。這一特性對于高頻工作環境下的應用,如通信、高速電機控制等領域至關重要,能有效地減少能量損失、提高設備運行效率和響應速度。
具有高的擊穿場強和高的電子遷移率,可以提供更高的電流密度和功率密度。這使其能承載較高的電壓和電流,在高壓、大功率應用場景下具有顯著優勢,例如用于制造高壓大容量的電力電子器件。
碳化硅功率器件由于其特殊的材料特性,同性能的器件體積比硅基器件小,可以達到硅基器件的1/3左右,在一些對尺寸和重量有要求的應用場景,如新能源汽車、航空航天等領域,可以更好地滿足節省空間和減輕重量的需求,提高能源密度。此外,在制作模組時,尺寸還能大幅縮小。
由于碳化硅材料的特殊性質,如機械硬度高、化學穩定性好,使得傳統在硅器件制造中常用的濕法刻蝕(利用酸堿溶液進行腐蝕)在碳化硅器件制造中難以適用。碳化硅材料在化學溶劑中呈現惰性,比如僅能在高溫情形下進行腐蝕,例如在溫度為500℃的熔融的堿中,或者在1000℃高溫下氯氣或含氯的氣體中,或者在高于1800℃的升華溫度下使用Si蒸汽對SiC進行拋光腐蝕,以及在900 - 1000℃溫度下在熔融的鹽中進行濕法刻蝕。然而,碳化硅器件圖形制備對刻蝕的質量要求嚴格,包括較低的腐蝕溫度、良好的被腐蝕后的表面質量、相對于掩膜材料具有較高的選擇性腐蝕以及高的刻蝕分辨率和腐蝕的各向異性等。因此,必須采用干法刻蝕技術來實現有效的碳化硅材料刻蝕去除。
這是一種較早被研究用于碳化硅刻蝕的干法刻蝕工藝。研究人員使用CF4+O2氣體體系,利用射頻輝光放電系統,能夠對非摻雜、摻硼或摻磷的氫化非晶碳化硅(a - SiC:H)薄膜進行刻蝕去除。在該工藝過程中,等離子體中的活性粒子與碳化硅表面發生化學反應,從而實現對碳化硅材料的刻蝕。例如在制作碳化硅鈍化膜相關結構時,該工藝可用于對氫化非晶碳化硅薄膜的刻蝕,從而達到制備需求的特定圖形結構。但是,這種工藝用于制造SiC高溫器件的單晶3C - SiC薄膜時,由于單晶和非晶薄膜物理化學性質的差異,效果可能需要進一步改進和優化。
反應離子刻蝕在碳化硅刻蝕中也有應用。H.F.Winters等報道了在一些特定情況下利用RIE工藝進行碳化硅薄膜刻蝕的研究。例如他們發現如果采用輝光放電濺射工藝制備的SiC薄膜,當采用XeF2蒸汽作為刻蝕氣體,在單純的PE或RIE工藝時不能對所制備的SiC薄膜進行刻蝕,但在XeF2氣體與電子發射和離子發射同時存在的條件下,即存在離子轟擊的情況下,可以對SiC材料進行刻蝕去除。這是因為離子和電子的發射能夠增強刻蝕氣體與被刻蝕表面的化學反應,從而導致了SiC材料的各向異性刻蝕。并且在刻蝕反應中限制刻蝕速率大小的因素似乎是由SiF4分子形成的快慢所決定的。
ShinjiMatsui等人采用反應離子束刻蝕技術對碳化硅單晶3C - SiC材料進行刻蝕研究。這種工藝通過產生特定能量和離子束的形式,精確地控制碳化硅表面的刻蝕過程,在碳化硅的一些高精度結構加工方面具有潛在的應用價值,例如對碳化硅器件中的微納結構進行刻蝕,這種方法有利于實現較高的刻蝕分辨率和較好的側壁控制。
碳化硅材料具有高硬度、高脆性和低斷裂韌性的特點。在刻蝕工藝過程中,特別是研磨加工(下游加工中的減薄等工藝可能涉及)時,容易引發材料的脆性斷裂情況,對晶圓表面與亞表面造成損傷。例如在要將碳化硅晶圓減薄到目標厚度時,這種硬脆性可能導致晶圓表面產生微裂紋或者內部結構受到不可恢復的破壞,從而影響器件的性能和成品率。這種損傷會導致平面度不佳、表面粗糙度增加等問題,對于極精密的功率器件制造而言是非常嚴重的,因為微小的結構損傷都可能改變器件的電學特性,降低器件在高電壓、大電流等應用場景下的可靠性。
雖然干法刻蝕技術適用于碳化硅,但要達到碳化硅器件圖形制備的要求難度較大。刻蝕質量要求包括較低的腐蝕溫度、良好的被腐蝕后的表面質量(如光滑度,粗糙度控制在納米級別,低缺陷密度等)、相對于掩膜材料具有較高的選擇性腐蝕(確保只對碳化硅進行有效的刻蝕而不損害掩膜材料,保證圖形轉移的準確性)、高的刻蝕分辨率(在亞微米甚至納米尺度上形成精確的圖形結構)以及腐蝕的各向異性(使刻蝕能夠垂直向下或者按照預定的某個方向進行,避免側向過度刻蝕影響結構精度)等。例如在制造溝槽型碳化硅器件時,需要精確控制刻蝕深度、側壁垂直度和粗糙度等,如果刻蝕深度不均勻、側壁傾斜度過大或者表面太粗糙,會影響后續電極制作和器件電學性能,如溝道遷移率下降、擊穿電場減小等 。
在刻蝕過程中會產生如氟碳等刻蝕殘留物,這些殘留物很難去除。一方面,它們可能附著在刻蝕后的表面,影響下一步工藝環節(如影響金屬化工藝中的金屬 - 半導體接觸質量)。另一方面,殘留物還可能改變刻蝕表面的電學和化學性質,導致器件的電學性能下降,像降低溝道遷移率和擊穿電場等。對于溝槽型碳化硅半導體器件,這些殘留物會對溝槽柵金屬氧化物半導體電容(MOS電容)的電學特性產生不良影響,在MOS器件結構中損害溝道的有效傳導能力和耐壓能力。
選擇合適的刻蝕氣體組合對提高刻蝕效果有重要作用。例如在一些碳化硅的刻蝕中使用SF6 + O2或者CF4 + O2的混合氣體作為刻蝕氣體,能夠通過調整O2和另一氣體成分的比例來控制刻蝕速率、選擇性等參數。當增加O2的含量時,可能會提高對碳化硅的刻蝕速率但需要關注對掩膜材料的選擇性,避免同時過度刻蝕掩膜材料;而減少O2可能會增加產物中可能造成污染的成分,需要取得一個平衡點。此外,像XeF2氣體結合離子轟擊(如Ar +轟擊)的方式在某些碳化硅刻蝕場景下可以有效提高刻蝕的各向異性并且增強刻蝕效果,但需要精細地控制離子轟擊的能量和電流密度等參數,以避免對碳化硅表面造成過度損傷。
射頻功率、氣體流量和反應室壓力等工藝參數影響刻蝕反應。提高射頻功率可以增加等離子體的產生量,從而加快刻蝕速率,但也可能增加刻蝕的不均勻性;增加氣體流量有助于補充刻蝕反應中的反應氣體,保證刻蝕持續進行,但流量過大可能造成氣流紊亂影響刻蝕分辨率;反應室壓力過高或過低都不利于優化刻蝕過程,需要根據具體的設備和刻蝕要求進行調節來達到良好的刻蝕速率、表面質量及選擇性。在實際的生產過程中可能需要通過多次實驗測試來找到針對不同結構尺寸、不同批次碳化硅材料的最優工藝參數組合。
對于刻蝕后的碳化硅,采用合適的退火工藝可改善刻蝕造成的損傷。如使用H2、Ar、SiH4/Ar、Cl2(高溫1000°C以上)等氣體進行退火,可消除柵槽底部微溝槽和表面粗糙度等問題。采用含氯的氣體(如四氯化碳和/或氯氣)和氧化性氣體(如氧氣、一氧化氮、二氧化氮、一氧化碳和二氧化碳中的至少一種)配合,再結合載體氣體(如氦氣、氖氣、氬氣、氪氣和氙氣中的一種),在700 - 1000°C的較低退火溫度下,可實現降低碳化硅柵槽的損傷、提高光滑度的效果,既節省能源又能改善電學特性,如提高碳化硅器件反型層導電溝道遷移率、改善碳化硅正向導電性能 。
掩膜材料、掩膜蝕刻的選擇對碳化硅刻蝕至關重要。需要開發與碳化硅刻蝕工藝相匹配的掩膜材料,確保掩膜在刻蝕過程中有足夠的抗刻蝕能力,并且在刻蝕結束后容易去除而不對碳化硅結構造成損傷。例如采用雙層膠剝離工藝制備刻蝕所需的極小傾角金屬掩膜,能夠通過控制雙層膠工藝形成的光刻膠倒臺面形貌來控制剝離之后的金屬掩膜形貌,可以獲得邊緣傾斜角度平均僅為1.6°的金屬掩膜,利用這種掩膜能實現深度14.5μm而角度僅為27°的SiC刻蝕形貌 。
對掩膜蝕刻過程的精確控制包括蝕刻的深度、側壁形狀的控制等。要確保掩膜蝕刻能夠準確地轉移所需的圖形到碳化硅表面,保證圖形的精度和完整性,從而滿足碳化硅功率器件復雜結構制造的要求。準確的掩膜蝕刻能保障在后續碳化硅刻蝕時,刻蝕圖形與掩膜上預設圖形的高度一致性,避免因為掩膜蝕刻誤差導致碳化硅器件性能下降或者無法達到設計要求。
當下,開發針對碳化硅材料的深刻蝕工藝成為研究熱點之一,如溝槽柵技術中的應用。溝槽柵(Trench - Gate)技術可以縮小碳化硅芯片的表面積,提高單個晶圓的芯片產出量以降低成本,并且能避免寄生Jfet效應帶來的額外內阻。國內有企業如「中锃半導體」成立專門的研發團隊,專注于研發針對碳化硅的深刻蝕設備和工藝(DeepSiCEtch),以實現更好的溝槽柵結構,從而實現更廣闊的器件設計窗口,助推碳化硅產品在成本和性能上更具競爭力,但要實現碳化硅的深刻蝕需要克服其高達莫氏硬度9.5的困難,以及滿足各種性能要求的特殊刻蝕形貌需求,這仍是研究和開發過程中的一個重大挑戰。
在金屬場版刻蝕工藝方面,研究人員通過結合等離子體刻蝕和反應離子刻蝕等干法刻蝕技術開展試驗研究與分析。通過多次調節反應條件,包括刻蝕氣體、射頻功率、氣體流量、反應室壓力等,并采用濕法刻蝕進行金屬場版刻蝕,細致調整腐蝕液的成分和配比,成功提升了碳化硅肖特基二極管器件的成品率和可靠性,為碳化硅肖特基二極管制造工藝中的刻蝕技術發展提供了借鑒思路。
在碳化硅集成光量子糾纏器件領域的工藝有新的進展。如哈爾濱工業大學(深圳)的研究團隊在絕緣體上的碳化硅材料上制備出單個電子自旋陣列,這一過程必然涉及一些獨特的碳化硅刻蝕、加工技術。他們通過精細操控展示了這些自旋的相干特性,為碳化硅片上集成的光量子信息處理提供重要基礎。在研究過程中結合了多種工藝步驟,如將特殊的碳化硅外延層晶圓與氧化硅晶圓結合,通過磨削和拋光技術將碳化硅層減薄到200納米過程中,需要精準的刻蝕控制以滿足結構和量子特性的要求,這在碳化硅材料用于光量子信息和特殊微納器件制造方面體現了新的起點和研究方向。
功率器件芯片清洗劑選擇:
水基清洗的工藝和設備配置選擇對清洗精密器件尤其重要,一旦選定,就會作為一個長期的使用和運行方式。水基清洗劑必須滿足清洗、漂洗、干燥的全工藝流程。
污染物有多種,可歸納為離子型和非離子型兩大類。離子型污染物接觸到環境中的濕氣,通電后發生電化學遷移,形成樹枝狀結構體,造成低電阻通路,破壞了電路板功能。非離子型污染物可穿透PC B 的絕緣層,在PCB板表層下生長枝晶。除了離子型和非離子型污染物,還有粒狀污染物,例如焊料球、焊料槽內的浮點、灰塵、塵埃等,這些污染物會導致焊點質量降低、焊接時焊點拉尖、產生氣孔、短路等等多種不良現象。
這么多污染物,到底哪些才是最備受關注的呢?助焊劑或錫膏普遍應用于回流焊和波峰焊工藝中,它們主要由溶劑、潤濕劑、樹脂、緩蝕劑和活化劑等多種成分,焊后必然存在熱改性生成物,這些物質在所有污染物中的占據主導,從產品失效情況來而言,焊后殘余物是影響產品質量最主要的影響因素,離子型殘留物易引起電遷移使絕緣電阻下降,松香樹脂殘留物易吸附灰塵或雜質引發接觸電阻增大,嚴重者導致開路失效,因此焊后必須進行嚴格的清洗,才能保障電路板的質量。
合明科技研發的水基清洗劑配合合適的清洗工藝能為芯片封裝前提供潔凈的界面條件。
合明科技運用自身原創的產品技術,滿足芯片封裝工藝制程清洗的高難度技術要求,打破國外廠商在行業中的壟斷地位,為芯片封裝材料全面國產自主提供強有力的支持。
推薦使用合明科技水基清洗劑產品。
下一篇:電路板電子元器件錫須生長的原因